Վալերի Արտյուշայի Վարդանյան
Կենսագրություն
Կրթություն
1975 - 1980 թթ. Երևանի Պետական Համալսարան, կիրառական մաթեմատիկայի ֆակուլտետ, կիրառական մաթեմատիկա, մաթեմատիկոսի որակավորում;
1981 - 1983 թթ. ՀՀ ԳԱԱ Ասպիրանտուրա;
1975 - 1980 թթ. դպրոց #78, քաղաք Երևան, Հայաստան, ոսկե մեդալ

Գիտական աստիճան
Ֆիզիկա-մաթեմատիկական գիտությունների թեկնածու, 1987 թ., Մոսկվայի պետական համալսարան; Մոսկվա, Ռուսաստան: Ատենախոսության վերնագիրը` «Տրամաբանական սխեմաների դինամիկ տեստերի բարդության հետազոտություն»

Աշխատանքային գործունեություն
2010 թ-ից այժմ՝ «Սինոփսիս Հայաստան» ՓԲԸ, Երևան, Տեստավորման և վերանորոգման մեթոդաբանության խմբի կառավարիչ, Ներկառուցված տեստավորման և վերանորոգման բաժին, Լուծումների Խումբ;
2001 թ-ից այժմ՝ Երևանի պետական համալսարան, Ինֆորմացիոն Տեխնոլոգիաների Հետազոտական Կենտրոն, ասիստենտ (համատեղությամբ, կես դրույք),
2000 - 2010 թթ. «Վիրաժ Լոջիք» ընկերության երևանյան մասնաճյուղ, Ներկառուցված տեստավորման և վերանորոգման բաժին, Տեստավորման և վերանորոգման մեթոդաբանության խմբի կառավարիչ
1996 - 1997 թթ. Սաարբրյուքեն (Saarbrucken) քաղաք, Սաարլանդի համալսարան, Արևմտյան Գերմանիա, հրավիրված հետազոտող;
1993 թ-ից այժմ՝ ՀՀ ԳԱԱ Ինֆորմատիկայի և ավտոմատացման պրոբլեմների ինստիտուտ, ավագ գիտաշխատող
1988 - 1992 թթ. ՀՀ ԳԱԱ Ինֆորմատիկայի և ավտոմատացման պրոբլեմների ինստիտուտ, գիտաշխատող;
1984 - 1987 թթ. ՀՀ ԳԱԱ Ինֆորմատիկայի և ավտոմատացման պրոբլեմների ինստիտուտ, կրտսեր գիտաշխատող;

Կարդացվող դասընթացներ
«Էլեկտրոնային հաշվիչ մեքենաների տեստավորման հիմունքները»; «Վրիպակների նկատմամբ կայուն համակարգերի նախագծում»

Գիտական հետաքրքրությունների շրջանակը
Բուլյան ֆունկցիաներ և ավտոմատներ, թվային սխեմաների տեստավորում, հիշող սարքերի տեստավորում և վերանորոգում

Մասնակցությունը դրամաշնորհների
Գերմանական DAAD գրանտ, Ամերիկյան IEEE ճամփորդական գրանտներ

Անդամակցություն
IEEE East-West Design & Test Symposium, IEEE մի շարք գիտաժողովների (IEEE Workshops MTDT, TECS etc) ծրագրային կոմիտեի անդամ, IEEE TTTC անդամ, Միկրոէլեկտրոնիկայի միջազգային օլիմպիադայի ծրագրային կոմիտեի անդամ, 80-ից ավել գիտական տպագրություններ, 5 ամերիկյան արտոնագրեր (ցուցակը կցված է),

Պարգևներ
Լավագույն զեկուցման մրցանակ՝ ստացված IEEE East-West Design & Test սիմպոզիումում

Լեզուներ
հայերեն, ռուսերեն, անգլերեն

Վալերի Արտյուշայի Վարդանյան

Դոցենտ | Տեղեկատվական տեխնոլոգիաների կրթական եվ հետազոտական կենտրոն - Տեղեկատվական համակարգերի ամբիոն
 
 

Գիրք/Book

Վ. Ա. Վարդանյան

Թեստային հարցերի և խնդիրների շտեմարան | Երևան, Ճարտարագետ, 2011:—306 էջ

Vardanyan V.A., Bozoyan Sh.E., Simonyan S.H., Vardanyan R.R., Maranjyan H.B., Buniatyan V.V., Khudaverdyan S.Kh., Petrosyan S.G., Babayan A.H., Harutyunyan A.G., Travajyan M.G., Yeghiazaryan S.S., Gomtsyan H.A., Melikyan V.Sh., Movsisyan V.M., Muradyan M.A., Ayvazyan G.E., Melkonyan S.V., Minasyan A.K., Tumanyan A.K., Stepanyan H.L., Tananyan H.G.

I-IV Armenian Microelectronics Olympiad Tests and Problems | SEUA, Yerevan, 2009.-218 P. (in Armenian)

Vardanyan V.A., Melikyan V.Sh., Movsisyan V.M., Bozoyan Sh.E., Simonyan S.H., Vardanyan R.R., Maranjyan H.B., Buniatyan V.V., Khudaverdyan S.Kh., Petrosyan S.G., Babayan A.H., Harutyunyan A.G., Travajyan M.G., Yeghiazaryan S.S., Gomtsyan H.A., Muradyan M.A., Ayvazyan G.E., Melkonyan S.V., Minasyan A.K., Tumanyan A.K., Stepanyan H.L.

I-III Armenian Microelectronics Olympiad Tests and Problems | SEUA, Yerevan, 2008.-161 P. (in Armenian)
 

Հոդված/Article

T. Melkumyan, G. Harutyunyan, S. Shoukourian, V. Vardanian, Y. Zorian

"An Efficient Fault Diagnosis and Localization Algorithm for Successive-Approximation Analog to Digital Converters" | IEEE East-West Design and Test Symposium (EWDTS), Ukraine, 2012, pp. 15-18

K. Amirkhanyan, A. Davtyan, G. Harutyunyan, T. Melkumyan, S. Shoukourian, V. Vardanian, Y. Zorian

"Application of Defect Injection Flow for Fault Validation in Memories" | IEEE East-West Design and Test Symposium (EWDTS), Ukraine, 2012, pp. 19-22

Karen Amirkhanyan, Karen Darbinyan, Arman Davtyan, Gurgen Harutyunyan, Samvel Shoukourian, Valery Vardanian, Yervant Zorian

“GENERATION OF MEMORY STRUCTURAL MODEL BASED ON MEMORY LAYOUT” | No. 13/531,189, Filing date – June 22, 2012

T. Melkumyan, V.A. Vardanian

“Histogram based ADC BIST” | Proc. Int’l Conference on Computer Science and Information Technologies (CSIT’11), Yerevan, Armenia, 2011, pp. 300-303

K. Aleksanyan, V. A. Vardanian, Y. Zorian

“Various methods and apparatuses for effective yield enhancement of good chip dies having memories per wafer” | US Patent No. 7890900, USA, 2011
1   2   3   4   5   6   7   8   9   15  |  Տեսնել բոլորը
 

Արտոնագիր/Patent

Aram Hakhumyan, Gurgen Harutyunyan, Samvel Shoukourian, Valery Vardanian, Yervant Zorian

Testing electronic memories based on fault and test algorithm periodicity | SYNOPSYS, INC. (Mountain View, CA). 9831000. Nov 28, 2017
 

Թեզիս/Thesis

Alexanyan K., Amirkhanyan K., Karapetyan S., Shoukourian S., Shubat A., Vardanian V., Zorian Y.

“Various methods and apparatuses for memory modeling using a structural primitive verification for memory compilers” | US Patent No. 8,112,730, 2012

H. Grigoryan, G. Harutyunyan, S.Shoukourian, V. Vardanian, Y. Zorian

“Minimal Algorithms for Testing Content-Addressable Memories” | In proc. of IEEE East-West Design & Test Symposium 2010, St. Petersburg, Russia, September 17-20, 2010

K. Aleksanyan, V.A. Vardanian

“Yield Improvement Based on Full Repair of SRAMs with Defective Redundancies” | Proceedings of IEEE East-West Design & Test International Symposium, Yerevan, Armenia, 2007

T.A. Gjonjyan, J.T. Sargsyan, V. Vardanian

“Fast Generation of March Tests for Fault Detection and Diagnosis in Static Random Access Memories” | Proceedings of IEEE East-West Design & Test International Symposium, Yerevan, Armenia, 2007

T. Gyonjyan, V. A. Vardanian

“An Efficient Algorithm for Generating Minimal March Tests for Fault Detection and Diagnosis in Static Random Access Memories” | International Design and Test Workshop, Dubai, November 19-20, 2006
1   2   3  |  Տեսնել բոլորը